High-speed analog-digital converter for low-level signals

1972 ◽  
Vol 15 (11) ◽  
pp. 1605-1609
Author(s):  
S. D. Khachaturov ◽  
V. P. Stokai
2013 ◽  
Vol 61 (3) ◽  
pp. 691-696 ◽  
Author(s):  
R. Suszynski ◽  
K. Wawryn

Abstract A rapid prototyping method for designing mixed signal systems has been presented in the paper. The method is based on implementation of the field programmable analog array (FPAA) to configure and reconfigure mixed signal systems. A serial algorithmic analog digital converter has been used as an example. Three converter architectures have been selected and implemented FPAA device. To verify and illustrate converters operation and prototyping capabilities, implemented converters have been excited by a sinusoidal signal. Analog sinusoidal excitations, digital responses and sinusoidal waveforms after reconstruction are presented.


2021 ◽  
Vol 18 (2) ◽  
pp. 20
Author(s):  
Zulfikar Elran Bhagaskara ◽  
Resa Satria ◽  
Umar Sahiful Hidayat

Reactivity Computer merupakan modul elektronika yang digunakan untuk mengukur reaktivitas dari hasil pembelahan inti diteras reaktor. Sebelumnya sinyal keluaran reactivity computer diolah dan hanya ditampilkan pada layar reactivity computer, namun penunjukannya belum terintegrasi dengan sistem IRL. Sehingga saat praktikum pengukuran reaktivitas batang kendali, peserta kesulitan untuk mengambil data karena perhatian peserta terbagi antara tampilan IRL dan tampilan reactivity computer. Agar dapat diintegrasikan dalam sistem IRL, keluaran reactivity computer perlu dikonversi ke dalam besaran digital, baru kemudian diakuisisi ke dalam sistem IRL. Untuk mencapai tujuan tersebut, dalam penelitian ini dilakukan beberapa tahap, pertama pembuatan rangkaian pengkondisi sinyal karena sinyal dari reactivity computer bernilai -10V sampai +10 Volt DC sementara analog digital converter (ADC) yang tersedia hanya mampu mengukur tegangan 0-5 Volt DC. Kedua pengujian rangkaian pengkondisi sinyal. Ketiga pembuatan sistem akuisisi data dari ADC ke IRL dan terakhir pengujian sistem secara keseluruhan. Setelah seluruh tahap dilakukan, nilai reaktivitas dapat ditampilkan di tampilan IRL, dengan perbedaan penunjukan antara display reactivity computer dengan tampilan di IRL sebesar 1.1%.


2017 ◽  
Vol 46 (3) ◽  
pp. 192-199 ◽  
Author(s):  
A. I. Vlasov ◽  
D. S. Terent’ev ◽  
V. A. Shakhnov

Sign in / Sign up

Export Citation Format

Share Document